为十周:Р第一阶段(4周):分析任务,收集资料,总体方案设计,完成文献综述、外文翻译、开题报告。Р第一周:分析任务,收集资料。Р第二周:总体方案设计。Р第三,四周:完成文献综述、外文翻译、开题报告。Р第二阶段(4周):设计编程仿真,撰写设计报告与论文。РР第五,六,七周:设计编程仿真。Р第八周:撰写设计报告与论文。Р第三阶段(2周):完善设计作品,论文修改。Р第九周:完善设计作品,修改论文。Р第十周:完成全部的毕业设计内容。Р五、?参考文献Р徐志军等.EDA技术与VHDL设计[M].电子工业出版社,2009,1.Р任勇峰,庄新敏.VHDL与硬件实现速成[M].北京:国防工业出版社,2005,7.Р段吉海等.基于CPLD/FPGA的数字通信系统建模与设计[M].北京:电子工业出版社, 2004,8.Р王开军等.面向CPLD/FPGA的VHDL设计[M].机械工业出版社,2006,10.Р郑亚民等.可编程逻辑器件开发软件QuatusII[M],国防工业出版社,2006,9.Р潘松.EDA技术使用教程[M].科学出版社,2006,9.Р朱剑平等.基于FPGA的PCM帧同步检测及告警电路的设计[J].光通信研究,2008,2.Р滕哲欢.基于FPGA的帧同步机设计与实现[J].2008,4.Р罗力凡等.基于VHDL的FPGA开发[M].人民邮电出版社,2009,5.Р陈树新等.现代通信系统建模与仿真[M].西安电子科技大学出版社,2007.7.РJIANG Feng.OFDM frame synchronization based on energy difference of the received preamble [J].2007.3.РMark Zwolinski .Digital System Design with VHDL[M].北京:电子工业出版社,2004, 8.